Navegação Microeletrônica por Título
Resultados 167-186 de 206
-
Redução de congestionamento em roteamento global de circuitos VLSI
(2013) [Dissertação]O Roteamento Global é responsável pelo planejamento da distribuição dos meios de interconexão dentro da área do circuito. Dentro da fase do projeto de circuitos conhecida como Síntese Física, essa fase situa-se após a etapa ... -
Reliability evaluation of finFET-based SRAMs in the presence of resistive defects
(2021) [Tese]The development of Fin Field Effect Transistor (FinFET) has made possible the continuous scaling-down of Complementary Metal-Oxide-Semiconductor (CMOS) technology, overcoming issues caused by the Short-Channel Effects. In ... -
A resource-aware multicore CGRA architecture for edge applications
(2020) [Dissertação]Edge devices on the Internet of Things (IoT) are intelligent, cloud-connected, usually battery-operated systems that are increasing in numbers and that are used in many applications, including smart homes, agriculture, ... -
Roteamento global de circuitos VLSI
(2013) [Dissertação]Este trabalho apresenta a implementação de um roteador global de circuitos integrados capaz de tratar os problemas de roteamento atuais, utilizando como referência para avaliação os circuitos de benchmark publicados durante ... -
SAT based environment for logical capacity evaluation of via configurable block templates
(2016) [Tese]Structured ASICs with regular layouts comprise a design-based solution for IC manufacturing yield loss in nanometer technologies caused by photolithography distortions. Via-configurable structured ASICs is even a more ... -
Selective software-implemented hardware fault tolerance tecnhiques to detect soft errors in processors with reduced overhead
(2016) [Tese]Software-based fault tolerance techniques are a low-cost way to protect processors against soft errors. However, they introduce significant overheads to the execution time and code size, which consequently increases the ... -
Simulação litográfica
(2014) [Dissertação]Litografia óptica é o processo pelo qual os padrões desenhados pelos projetistas de circuitos integrados são transferidos para o wafer através de ondas de luz. Com a miniaturização dos componentes, aumenta cada vez mais a ... -
A Simulation-based methodology focused on energy-efficient approximate hardware accelerators design
(2018) [Tese]The increasing power density and the pervasive use of compute-intensive and power-hungry applications demand energy-efficient CMOS design. This work proposes a systematic simulation-based design flow to explore the integration ... -
Single event transient effects in clock distribution networks
(2014) [Tese]Technology scaling to semiconductor has increased the radiation-induced susceptibility of electronic devices. Single Event Transient (SET) are becoming increasingly problematic for integrated circuits (ICs). Radiation ... -
Single trimming resistorless CMOS sub-bandgap voltage references for high precision applications
(2021) [Dissertação]A voltage reference is a relevant circuit class since its output voltage should generate an accurate reference for many analog, mixed-signal, and digital applications. This type of circuit works based on the mutual ... -
Síntese automática do leiaute de redes de transistores
(2014) [Tese]Fluxo de síntese física baseado em standard cells tem sido utilizado na indústria e academia já há um longo período de tempo. Esta técnica é conhecida por ser bastante confiável e previsível uma vez que a mesma biblioteca ... -
Síntese automática do leiaute usando o ASTRAN
(2017) [Dissertação]O trabalho usa a síntese do leiaute através do ASTRAN em circuitos que foram otimizados através da técnica de SCCG (Static CMOS Complex Gates) visando alcançar reduções em número de transistores. A metodologia apresentada ... -
Síntese e caracterização de nanofios de ZnO para aplicações em emissão de campo
(2010) [Dissertação]Neste trabalho, descrevemos o crescimento controlado e alinhado de nanofios de óxido de zinco (ZnO), bem como a análise das propriedades de emissão de campo (Field Emission) destes nanomateriais. Diferentes estratégias de ... -
Síntese e passivação de nanofios de óxido de zinco
(2017) [Dissertação]Neste trabalho se realiza a síntese e caracterização de nanofios de óxido de zinco. Adicionalmente se apresenta o processo de montagem de um dispositivo para medidas elétricas deste material. Estuda-se complementarmente o ... -
Síntese, fotoluminescência e caracterização elétrica de nanoestruturas de ZnO
(2012) [Dissertação]Nanofios semicondutores de óxido metálico apresentam enorme potencial em aplicações de nano-sensoriamento de diferentes gases e substâncias químicas e biológicas, bem como na aplicação a detectores UV-visível. Neste trabalho, ... -
Sistema de spray pirólise com movimento horizontal microcontrolado para deposição de filmes finos de TiO2.
(2020) [Dissertação]Nesta dissertação descrevemos a construção de um equipamento para deposição de filmes finos por spray pirólise para aplicações futuras em fotocatálise. Para demonstrar o funcionamento do equipamento usaremos a deposição ... -
Sistema de tradução binária de dois níveis para execução multi-ISA
(2011) [Dissertação]Atualmente, a adição de uma nova função implementada em hardware em um processador não deve impor nenhuma mudança no conjunto de instruções (ISA – Instruction Set Architecture) suportado para atingir melhorias em seu ... -
Sistemas multiprocessados em chip : reconfigurabilidade e heterogeneidade, economia e compatibilidade binária
(2014) [Dissertação]As limitações resultantes do avanço das tecnologias de integração, como o crescente aumento da densidade de potência, levando à necessidade de redução da frequência de operação dos circuitos somados à necessidade de redução ... -
Soft error analysis with and without operating system
(2016) [Dissertação]The complexity of integrated system on-chips as well as commercial processor’s architecture has increased dramatically in recent years. Thus, the effort for assessing the susceptibility to faults due to the incidence of ... -
State-of-the-art 3-D Monte Carlo Device Simulation : from n-MOSFETs to n-FinFETs
(2021) [Tese]A novel 3-D TCAD Monte Carlo n-type semiconductor device simulator is presented in this work. The first step to achieve such comprehensive simulator was to develop a n-type bulk-Si simulator to be used as the basis for the ...