• Algoritmos para processamento de imagens visando implementação em FPGA. 

      Nunes, Lucas Dal Piaz (2014) [Trabalho de conclusão de graduação]
      Este trabalho tem por objetivo a implementação de diferentes algoritmos de processamento de imagens visando sua implementação em FPGA. Para tal, ao invés de seguir um fluxo padrão de projeto onde o código seria programado ...
    • Análise dos efeitos da radiação ionizante em memórias FLASH e SRAM 

      Benevides, Alexandre Bergmann Ypiranga (2011) [Trabalho de conclusão de graduação]
      Este relatório apresenta o trabalho desenvolvido durante a disciplina Projeto de Diplomação do Curso de Engenharia Elétrica da Universidade Federal do Rio Grande do Sul. O projeto desenvolvido consiste no estudo dos efeitos ...
    • Desenvolvimento de interface de comunicação para integração SW/HW em placa FPGA 

      Eick, Eduardo Gemelli (2010) [Trabalho de conclusão de graduação]
      Este projeto propõe o desenvolvimento de uma interface de comunicação voltada para suportar arquiteturas de co-projeto Software/Hardware (aplicação em software apoiada por uma placa FPGA de hardware) com o objetivo de ...
    • Desenvolvimento de plataforma de testes funcionais para microprocessador RISC de 32-bits com o uso de FPGA 

      Rauber, Guilherme Erhart (2018) [Trabalho de conclusão de graduação]
      Os procedimentos de teste de circuitos integrados têm sido objeto de fortes estudos nas ultimas d ecadas. Com base em alguns estudos, prop~oe-se o desenvolvimento de uma estação de testes para um processador de arquitetura ...
    • Desenvolvimento de um controlador de motores Brushless DC baseado em FPGA para uso em veículos elétricos 

      Jantsch, Lucas Cardozo (2021) [Trabalho de conclusão de graduação]
      Neste trabalho é desenvolvido em linguagem VHDL o sistema digital de um controlador de motores Brushless DC baseado em FPGA para uso em veículos elétricos. O objetivo principal é desenvolver e implementar em um FPGA um ...
    • Desenvolvimento de um controlador de vídeo em VHDL 

      Oliveira, Matheus Berger (2010) [Trabalho de conclusão de graduação]
      O projeto tem como principal objetivo desenvolver em VHDL o estágio de saída de vídeo do decodificador H.264. Como principais funcionalidades do projeto estão à leitura de dados escritos na memória pelo decodificador, a ...
    • Ensaio sobre os efeitos de envelhecimento acelerado decorrentes de BTI em circuitos digitais 

      Reinicke, Murilo Eduardo (2024) [Trabalho de conclusão de graduação]
      O presente trabalho teve como objetivo estudar o comportamento de FPGAs afetados por envelhecimento acelerado, mais especificamente através do fenômeno de BTI, ou Bias-Temperature Instability, que ocorre em decorrência da ...
    • Gigabit Ethernet: controlador de acesso ao meio 

      Rocha, Fernando Goulart da (2011) [Trabalho de conclusão de graduação]
      Este documento descreve a análise, o projeto e a implementação de um dos módulos essenciais para uma interface do tipo Gigabit Ethernet: o Controlador de Acesso ao Meio. O módulo, implementado em um FPGA, integra um projeto ...
    • Implementação de máquinas hipotéticas (NEANDER e AHMES) e interface VGA 

      Campos, Kauê Christmann (2016) [Trabalho de conclusão de graduação]
      Este trabalho busca fazer uma abordagem didática sobre as diferentes formas de implementação das máquinas hipotéticas (Ahmes e Neander), assim como das linguagens de descrição de hardware (Verilog e VHDL) utilizadas na ...
    • Implementação de rádio definido por software em FPGA 

      Wanderer, Fábio Beck (2016) [Trabalho de conclusão de graduação]
      Este trabalho implementa um rádio definido por software através da plataforma heterogênea LabVIEW FPGA com um sistema operacional em tempo real. Serão apresentados os conceitos básicos sobre comunicação digital e seus ...
    • Implementação e ambiente de validação em lógica programável de um decodificador LDPC 

      Kipper, Paulo Guilherme (2021) [Trabalho de conclusão de graduação]
      A concepção de um circuito integrado envolve uma sequência algorítmica de passos a serem cumpridos para transformar uma ideia em “silício”. De forma simplificada, um desses passos é a implementação de uma determinada lógica ...
    • Implementação e caracterização de falhas em um decodificador LDPC 

      Hess Júnior, Geferson Luis (2016) [Trabalho de conclusão de graduação]
      Os códigos LDPC (Low-Density Parity Check) são muito utilizados pela indústria e foram extensivamente estudados pela comunidade acadêmica. Inúmeros algoritmos, políticas de escalonamento e arquiteturas foram propostas para ...
    • Implementação em hardware da arquitetura do computador hipotético CESAR 

      Orth, Gustavo Kaefer (2010) [Trabalho de conclusão de graduação]
      O contínuo desenvolvimento de ferramentas de síntese lógica, em conjunto com o aumento da capacidade de dispositivos de hardware programável como FPGAs, permitiu o desenvolvimento de processadores soft-core, projetados ...
    • Integração do CABAD ao decodificador de vídeo H.264/AVC para o SBTVD 

      Schmidt, Alonso Aymone de Almeida (2011) [Trabalho de conclusão de graduação]
      Este trabalho apresenta a integração do CABAD (Context-based Adaptive Binary Arithmetic Decoder) ao decodificador de vídeo H.264/AVC em hardware para o Sistema Brasileiro de Televisão Digital. Na arquitetura do hardware, ...
    • Medição de distância com o uso de laser 

      Schoenknecht, Eduardo (2010) [Trabalho de conclusão de graduação]
      Este documento descreve um estudo sobre o funcionamento e aplicações do método de medição que faz uso de pulsos de laser para determinar a distância entre um dispositivo de medição e um obstáculo no qual o laser foi ...
    • Otimização do módulo de predição intra-quadros e integração em um decodificador de vídeo para o SBTVD 

      Enéas, Dierles (2011) [Trabalho de conclusão de graduação]
      A transmissão de vídeo digital com alta definição, nos sistemas de televisão digital, só é possível graças às técnicas de compressão de vídeo. Estas têm por objetivo minimizar a quantidade de dados necessária para a ...
    • Parser em VHDL para decodificador de vídeo H.264 para SBTVD 

      Lorencetti, Marlon Allan (2010) [Trabalho de conclusão de graduação]
      Este documento apresenta o desenvolvimento de uma arquitetura do módulo de parser para um decodificador de vídeo H.264/AVC para o SBTVD. Este módulo é responsável por identificar os elementos do bitstream de entrada, ...
    • Reliability analysis of neural networks in heterogeneous systems 

      Libano, Fabiano Pereira (2017) [Trabalho de conclusão de graduação]
      Neste trabalho é realizada uma avaliação experimental e analítica de duas redes neurais do estado-da-arte, para regressão linear e reconhecimento de padrões (Multi-Layer Perceptron e Single-Layer Perceptron) implementadas ...
    • A study on the acceleration of search heuristics in programmable logic 

      Miranda, Marina Silva (2016) [Trabalho de conclusão de graduação]
      Search algorithms are used in several applications nowadays; they are used for finding the best path from a place to another in a city or between two nodes in a complex graph in a data base system. There is a growing ...