Building transistor-level networks following the lower bound on the number of stacked switches
dc.contributor.advisor | Reis, Andre Inacio | pt_BR |
dc.contributor.author | Schneider, Felipe Ribeiro | pt_BR |
dc.date.accessioned | 2012-09-19T01:36:00Z | pt_BR |
dc.date.issued | 2007 | pt_BR |
dc.identifier.uri | http://hdl.handle.net/10183/55446 | pt_BR |
dc.description.abstract | Em portas lógicas CMOS, tanto o atraso de propagação como a curva de saída estão fortemente ligados ao número de dispositivos PMOS e NMOS conectados em série nas redes de carga e descarga, respectivamente. O estilo lógico ‘standard CMOS’ é, em geral, otimizado para um dos planos, apresentando então o arranjo complementar no plano oposto. Consequentemente, o número mínimo de transistores em série não é necessariamente alcançado. Neste trabalho, apresenta-se um método para encontrar o menor número de chaves (transistores) em série necessários para se implementar portas lógicas complexas CMOS. Um novo estilo lógico CMOS, derivado de tal método, é então proposto e comparado ao estilo CMOS convencional através do uso de uma ferramenta de caracterização comercial. A caracterização elétrica de conjuntos de funções de 3 a 6 entradas foi realizada para avaliar o novo método, apresentando significativos ganhos em velocidade, sem perdas em dissipação de potência ou em área. | pt_BR |
dc.description.abstract | Both the propagation delay and the output slope in CMOS gates are strongly related to the number of stacked PMOS and NMOS devices in the pull-up and pull-down networks, respectively. The standard CMOS logic style is usually optimized targeting one logic plane, presenting then the complemented topology in the other one. As a consequence, the minimum number of stacked transistors is not necessarily achieved. In this work, a method to find the lower bound of stacked switches (transistors) in CMOS complex gates is presented. A novel CMOS logic style, derived from such method, is then proposed and compared to conventional CMOS style through a commercial cell characterizer. Electrical characterization of sets of 3- to 6-input functions was done in order to evaluate the new method. Significant gains in propagation delay were obtained without penalty in power dissipation or area. | en |
dc.format.mimetype | application/pdf | pt_BR |
dc.language.iso | eng | pt_BR |
dc.rights | Open Access | en |
dc.subject | Microeletrônica | pt_BR |
dc.subject | Logic style | en |
dc.subject | Logic synthesis | en |
dc.subject | Redes : Computadores | pt_BR |
dc.subject | Cell libraries | en |
dc.title | Building transistor-level networks following the lower bound on the number of stacked switches | pt_BR |
dc.title.alternative | Construindo redes de transistores de acordo com o número mínimo de chaves em série | pt |
dc.type | Dissertação | pt_BR |
dc.contributor.advisor-co | Ribas, Renato Perez | pt_BR |
dc.identifier.nrb | 000858253 | pt_BR |
dc.degree.grantor | Universidade Federal do Rio Grande do Sul | pt_BR |
dc.degree.department | Instituto de Informática | pt_BR |
dc.degree.program | Programa de Pós-Graduação em Computação | pt_BR |
dc.degree.local | Porto Alegre, BR-RS | pt_BR |
dc.degree.date | 2007 | pt_BR |
dc.degree.level | mestrado | pt_BR |
Files in this item
This item is licensed under a Creative Commons License
-
Exact and Earth Sciences (5129)Computation (1764)