Navegação Microeletrônica por Autor "Kastensmidt, Fernanda Gusmão de Lima"
Resultados 1-20 de 22
-
Analise dos efeitos de falhas transientes no conjunto de banco de registradores em unidades gráficas de processamento
Nedel, Werner Mauricio (2015) [Dissertação]Unidades gráficas de processamento, mais conhecidas como GPUs (Graphics Processing Unit), são dispositivos que possuem um grande poder de processamento paralelo com respectivo baixo custo de operação. Sua capacidade de ... -
Análise do uso de redundância em circuitos gerados por síntese de alto nível para FPGA programado por SRAM sob falhas transientes
Santos, André Flores dos (2017) [Dissertação]Este trabalho consiste no estudo e análise da suscetibilidade a efeitos da radiação em projetos de circuitos gerados por ferramenta de Síntese de Alto Nível para FPGAs (Field Programmable Gate Array), ou seja, circuitos ... -
Analyzing the Impact of Radiation-induced Failures in All Programmable System-on-Chip Devices
Tambara, Lucas Antunes (2017) [Tese]O recente avanço da indústria de semicondutores tem possibilitado a integração de componentes complexos e arquiteturas de sistemas dentro de um único chip de silício. Atualmente, FPGAs do estado da arte incluem, não apenas ... -
Applying dual core lockstep in embedded processors to mitigate radiation induced soft errors
Oliveira, Ádria Barros de (2017) [Dissertação]The embedded processors operating in safety- or mission-critical systems are not allowed to fail. Any failure in such applications could lead to unacceptable consequences as life risk or significant damage to property or ... -
Approximate Computing Strategies for Low-Overhead Fault Tolerance in Safety-Critical Applications
Rodrigues, Gennaro Severino (2019) [Tese]This work studies the reliability of embedded systems with approximate computing on software and hardware designs. It presents approximate computing methods and proposes approximate fault tolerance techniques applied to ... -
Avaliação de um modelo para integridade de sinais em circuitos eletrônicos complexos
Petroli, Lorenzo (2012) [Dissertação]Uma das características mais marcantes das gerações atuais é a necessidade por armazenar e acessar cada vez mais informação em dispositivos cada vez menores. O desenvolvimento de tais equipamentos é, por si só, uma área ... -
Combinação de estratégias para tolerar falhas em interconexões e aumentar o rendimento na produção de redes intra-chip
Kologeski, Anelise Lemke (2011) [Dissertação]Uma rede intra-chip pode oferecer melhor desempenho e escalabilidade do que um barramento tradicional, e, portanto, ela tem sido utilizada como uma arquitetura alternativa de comunicação dentro de um complexo sistema ... -
Coping with permanent faults in NoCs by using adaptive strategies based on router design-level and routing algorithm-level
Concatto, Caroline Martins (2009) [Dissertação]Hoje em dia, as redes intra chip (NoC) são cada vez mais utilizadas como uma arquitetura de comunicação alternativa para sistemas complexos, pois estas permitem flexibilidade e desempenho da comunicação. Porém, o grande ... -
Enhancements on fault injection for xilinx 7 series and ultrascale+ SRAM-based FPGAs
Benevenuti, Fabio (2022) [Tese]Commercial grade SRAM-based FPGAs are susceptible to radiation effects that can affect safety- and mission-critical cyber-physical systems. Emulated fault injection is a test strat egy based on provoking failures in a ... -
Fault tolerance characterization of RISC-V processors in SRAM-based FPGAs for aerospace applications
Oliveira, Ádria Barros de (2023) [Tese]Aerospace applications, such as small satellites, demand a certain level of reliability due to Single Event Effects (SEE). At the same time, Commercial Off-The-Shelf (COTS) devices are frequently used in New Space missions. ... -
Ferramentas para simulação de falhas transientes
Bartra, Walter Enrique Calienes (2011) [Dissertação]Atualmente, a simulação de falhas é um estágio importante em qualquer desenvolvimento de Circuitos Integrados. A predição de falhas comportamentais em qualquer estagio do processo é essencial para garantir que o chip ... -
Frame-level redundancy scrubbing technique for SRAM-based FPGAs
Seclen, Jorge Lucio Tonfat (2015) [Tese]Reliability is an important design constraint for critical applications at ground-level and aerospace. SRAM-based FPGAs are attractive for critical applications due to their high performance and flexibility. However, they ... -
Investigating techniques to reduce soft error rate under single-event-induced charge sharing
Almeida, Antonio Felipe Costa de (2014) [Dissertação]The interaction of radiation with integrated circuits can provoke transient faults due to the deposit of charge in sensitive nodes of transistors. Because of the decrease the size in the process technology, charge sharing ... -
Metodologia de injeção de falhas baseada em emulação de processadores
Geissler, Filipe de Aguiar (2014) [Dissertação]Esta dissertação tem por finalidade apresentar uma metodologia de injeção de falhas baseada em emulação de processadores. Os efeitos causados pela radiação em processadores, operando no espaço ou em altitudes elevadas, têm ... -
Proposta de filtragem adaptativa de pulsos transientes para proteção de circuitos integrados sob efeito da radiação
Souza, José Eduardo Pereira (2013) [Dissertação]Esta dissertação propõe a utilização da técnica de filtragem adaptativa de pulsos transientes de modo a proteger os circuitos integrados sob efeito da radiação ionizante. Para garantir o uso desta técnica é necessária a ... -
Real-time trace decoding and monitoring for safety and security in embedded systems
Hoppe, Augusto Wankler (2021) [Tese]Integrated circuits and systems can be found almost everywhere in today’s world. As their use increases, they need to be made safer and more perfor mant to meet current demands in processing power. FPGA integrated SoCs can ... -
Selective software-implemented hardware fault tolerance tecnhiques to detect soft errors in processors with reduced overhead
Chielle, Eduardo (2016) [Tese]Software-based fault tolerance techniques are a low-cost way to protect processors against soft errors. However, they introduce significant overheads to the execution time and code size, which consequently increases the ... -
Single event transient effects in clock distribution networks
Quispe, Raul Dario Chipana (2014) [Tese]Technology scaling to semiconductor has increased the radiation-induced susceptibility of electronic devices. Single Event Transient (SET) are becoming increasingly problematic for integrated circuits (ICs). Radiation ... -
Soft error analysis with and without operating system
Casagrande, Luiz Gustavo (2016) [Dissertação]The complexity of integrated system on-chips as well as commercial processor’s architecture has increased dramatically in recent years. Thus, the effort for assessing the susceptibility to faults due to the incidence of ... -
Transient-fault robust systems exploiting quasi-delay insensitive asynchronous circuits
Bastos, Rodrigo Possamai (2010) [Tese]Os circuitos integrados recentes baseados em tecnologias nanoeletrônicas estão significativamente mais vulneráveis a falhas transientes. Os erros gerados são assim também mais críticos do que eram antes. Esta tese apresenta ...