Mostrar registro simples

dc.contributor.authorKastensmidt, Fernanda Gusmão de Limapt_BR
dc.contributor.authorNeuberger, Gustavopt_BR
dc.contributor.authorCarro, Luigipt_BR
dc.contributor.authorReis, Ricardo Augusto da Luzpt_BR
dc.date.accessioned2023-09-30T03:42:12Zpt_BR
dc.date.issued2005pt_BR
dc.identifier.issn0103-4308pt_BR
dc.identifier.urihttp://hdl.handle.net/10183/265548pt_BR
dc.description.abstractEste artigo discute técnicas de tolerância à falhas para componentes programáveis, conhecidos por FPGAs (Field Programmable Cate Arrays). Essas técnicas baseiam-se em modificações a nível de circuito lógico implementadas em descrição de alto nível, sem modificação na arquitetura do FPGA. O método baseado em descrição de alto nível utiliza redundância tripla de módulos (TMR) e a combinação entre redundância dupla de módulos (DMR) com detecção de erros concorrentes (CED), que pode lidar com falhas na parte lógica combinacional e seqüencial. Os métodos foram validados por experimentos ele injeção de falhas emulados em uma placa de prototipação. Os resultados foram analisados em termos de confiabilidade, número de pinos de entrada e saída, área e desempenho.pt_BR
dc.description.abstractThis paper discusses fault-tolerant techniques for programmable devices, the well-know FPGAs (Field Programmable Gate Arrays). These techniques can be based on circuit level modifications, implemented at the high-level description, without modification in the FPGA architecture. The high-level method is based on Triple Modular Redundancy (TMR) and a combination of Duplication Modular Redundancy (DMR) with Concurrent Error Detection (CED) techniques, which are able to cope with upsets in the combinational and in the sequential logic. The methodology was validated by fault injection experiments in an emulation board. Results have been analyzed in terms of reliability, input and output pin count, area and performance.en
dc.format.mimetypeapplication/pdfpt_BR
dc.language.isoporpt_BR
dc.relation.ispartofRevista de informática teórica e aplicada. Porto Alegre, RS. Vol. 12, n. 1 (jun. 2005), p. 47-60pt_BR
dc.rightsOpen Accessen
dc.subjectMicroeletrônicapt_BR
dc.subjectFPGApt_BR
dc.subjectTolerancia : Falhaspt_BR
dc.titleDesenvolvimento de técnicas de tolerância à falhas para componentes programáveis por SRAMpt_BR
dc.typeArtigo de periódicopt_BR
dc.identifier.nrb000479121pt_BR
dc.type.originNacionalpt_BR


Thumbnail
   

Este item está licenciado na Creative Commons License

Mostrar registro simples