Mostrar registro simples

dc.contributor.advisorMazaré, Guypt_BR
dc.contributor.authorBarone, Dante Augusto Coutopt_BR
dc.date.accessioned2010-01-29T04:15:29Zpt_BR
dc.date.issued1984pt_BR
dc.identifier.urihttp://hdl.handle.net/10183/18392pt_BR
dc.description.abstractO estudo de diferentes "bus" de comunicação paralela utilizados em arquiteturas multi-microprocesssodores ("bus" das estruturas SM 90, MULTIBUS e VME), assim que suas técnicas de arbitragem respectivas, nos permitiram de conduzir nosso trabalho sobre o estudo de compatibilidade do circuito integrado arbitro de bus ABC 90 da estrutura SM 90 (cujas funções são as mais potentes) com os outros tipos de "bus" (MULTIBUS e VME). A primeira etapa de nosso estudo se traduz pela proposição de utilização do circuito ABC 90 com órgão de alocação de "bus" em diferentes configurações arquiteturais multi-microprocessadores através da introdução de componentes discretos. A segunda etapa consiste na proposição de um circuito integrado arbitro de "bus" multi-protocolos partindo das especificações do circuito ABC 90 e dos resultados obtidos pela primeira proposição. A validação das duas proposições sugeridas par este trabalho foi obtida através de simulações.pt_BR
dc.description.abstractThe existence of so many parallel communication multi-microprocessor buses (buses of the SM 90, MULTIBUS & VME structures) and their different arbiter techniques led us to study the compatibility of the integrated bus arbiter ABC 90 of the SM 90 (which presents the widest range of functions) with other types of buses MULTIBUS and VME). The first part of the study involved the feasibility of using the ABC 90 circuit as bus arbiter in different architectural configurations; this has been realized by the addition of discrete components. The second step consisted in the design of an integrated multi - protocol communication arbiter, as an extension of the ABC 90's specifications and based on the results obtained in the first part of the study. The validation of both proposals was carried out by simulation.en
dc.description.abstractL'étude de différents bus de communination parallèle à usage multi-microprocesseur (bus SM 90, MULTIBUS, VME), ainsi que des techniques d'arbitrage associées, a conduit à s'intéresser à la compatibilité de l'arbitre de bus intégré ABC 90 de la SM 90 (dont les functionnalités sont les plus puissantes) avec les autres types de bus (MULTIBUS, VME). La première étape de l'étude se traduit par la proposition d'utilisation de l'ABC 90 comme organe d'allocation de bus dans différentes configurations d'architectures, et ce par adjonction d'éléments discrets. La seconde étape consiste à proposer un circuit intégré d'arbitre de bus multiprotocole en partant des spécifications de l'ABC 90 et en y intégrant les résultats obtenus dans la proposition précédente. La validation de ces deux propositions a été obtenue par simulation.fr
dc.format.mimetypeapplication/pdfpt_BR
dc.language.isofrapt_BR
dc.rightsOpen Accessen
dc.subjectEletrônicapt_BR
dc.subjectParallel busen
dc.subjectMulti-microprocessor architectureen
dc.subjectCircuitos integradospt_BR
dc.subjectArbiter techniquesen
dc.subjectBarramentopt_BR
dc.subjectInterfaceen
dc.subjectCompatibilityen
dc.subjectValidation by simulationen
dc.subjectVLSI bus arbiter circuiten
dc.subjectBus parallèlefr
dc.subjectArchitecture multi - micro - processeurfr
dc.subjectTechniques d'arbitragefr
dc.subjectCompatibilitéfr
dc.subjectValidation par simulationfr
dc.subjectCircuit artibre de bus VLSIfr
dc.titleConception d'un circuit integre arbitre de bus de communication multiprotocoles : ABC Mpt_BR
dc.typeTesept_BR
dc.identifier.nrb000102811pt_BR
dc.degree.grantorInstitut National Polytechniquept_BR
dc.degree.localGrenoble, FRpt_BR
dc.degree.date1984pt_BR
dc.degree.leveldoutoradopt_BR


Thumbnail
   

Este item está licenciado na Creative Commons License

Mostrar registro simples