Show simple item record

dc.contributor.advisorSchaeffer Filho, Alberto Egonpt_BR
dc.contributor.authorCunha, Daniel Maiapt_BR
dc.date.accessioned2020-09-15T04:05:23Zpt_BR
dc.date.issued2019pt_BR
dc.identifier.urihttp://hdl.handle.net/10183/213549pt_BR
dc.description.abstractVirtualização de funções de rede (NFV, Network Functions Virtualization) propõe desacoplar funções de rede de plataformas de hardware dedicadas e implementá-las em máquinas virtuais. Embora esta tecnologia tenha o potencial de melhorar o escalonamento e provisionamento sob demanda, implementações baseadas em software não correspondem, para algumas funções, ao alto desempenho que os dispositivos de hardware dedicado oferecem, tipicamente, podendo ser um gargalo para o ambiente de rede com taxas de transferência na ordem de Gigabit/s. Portanto, este trabalho propõe explorar o uso de aceleração de hardware no contexto de NFV, com o objetivo de aumentar a taxa de transferência e diminuir a latência das Funções de Rede Virtualizadas (VNFs, Virtualized Network Function), assegurando as vantagens previstas por essa tecnologia. Nesse cenário, os Arranjos de Portas Programáveis (FPGAs, Field Programmable Gate Array) convêm como aceleradores apropriados, por conta de fornecerem implementações de alto desempenho e serem completamente reprogramáveis.en
dc.description.abstractNetwork Function Virtualization (NFV) proposes to decouple network functions from dedicated hardware platforms and to implement them in virtual machines. While this technology improves on-demand scheduling and provisioning, software-based implementations do not match, for some functions, the high performance that dedicated hardware devices typically offer, and can be a bottleneck for the network environment with transfer rates in the order of Gigabit / s. Therefore, this work proposes to explore the use of hardware acceleration in the context of NFV, with the objective of increasing the transfer rate and reducing the latency of Virtualized Network Functions (VNFs), ensuring the advantages provided by this technology. In this scenario, Field Programmable Gate Array (FPGAs) act as appropriate accelerators because they provide high-performance implementations and are fully reprogrammable.pt_BR
dc.format.mimetypeapplication/pdfpt_BR
dc.language.isoporpt_BR
dc.rightsOpen Accessen
dc.subjectNFVen
dc.subjectInformáticapt_BR
dc.subjectVNFen
dc.subjectMiddleboxen
dc.subjectHardware accelerationen
dc.subjectPerformanceen
dc.titleMaximizando o desempenho de funções de rede virtualizadas utilizando aceleração de hardware a partir de FPGAspt_BR
dc.title.alternativeMaximizing the performance of virtualized network functions using hardware acceleration from FPGAs en
dc.typeTrabalho de conclusão de graduaçãopt_BR
dc.contributor.advisor-coNazar, Gabriel Lucapt_BR
dc.identifier.nrb001117796pt_BR
dc.degree.grantorUniversidade Federal do Rio Grande do Sulpt_BR
dc.degree.departmentInstituto de Informáticapt_BR
dc.degree.localPorto Alegre, BR-RSpt_BR
dc.degree.date2019pt_BR
dc.degree.graduationCiência da Computação: Ênfase em Engenharia da Computação: Bachareladopt_BR
dc.degree.levelgraduaçãopt_BR


Files in this item

Thumbnail
   

This item is licensed under a Creative Commons License

Show simple item record