Aceleração em hardware de algoritmo de redução de ruído com preservação de cenário acústico para aparelhos auditivos binaurais
dc.contributor.advisor | Nazar, Gabriel Luca | pt_BR |
dc.contributor.author | Francisco, Gustavo | pt_BR |
dc.date.accessioned | 2022-04-08T04:56:39Z | pt_BR |
dc.date.issued | 2021 | pt_BR |
dc.identifier.uri | http://hdl.handle.net/10183/236892 | pt_BR |
dc.description.abstract | O uso de aparelhos auditivos para quem possui deficiências auditivas é algo extremamente importante. Porém, ainda há muito a se avançar em melhorias para os dispositivos auditivos. Dentre eles, a redução de ruído é uma de muito interesse pelos usuários. Técnica de redução de ruido, além de funções aplicadas juntamente para manutenção das posições espaciais dos sons, aumentam a experiencia de quem utiliza o aparelho. Para utilização em tempo real, existem fatores importantes a serem analisados para que a aplicação dos algoritmos seja sólida e sem maiores problemas, sem que haja atrasos com o tempo de processamento, visando não causar desconforto ao usuário. Estes pontos serão explorados neste trabalho com a elaboração de uma implementação de algoritmo de redução de ruído, juntamente com a utilização de técnica de preservação de cenário acústico, em hardware, usando como ponto de partida o FPGA para utilização como dispositivo de borda. Serão analisados os resultados da aplicação do algoritmo de redução nos cenários acústicos simulados, demonstrando os benefícios e as penalidades de adotar paralelamente técnicas de preservação. | pt_BR |
dc.description.abstract | The use of hearing aids for people with hearing impairments is extremely important. How ever, there is still a long way to go ahead improving hearing devices. Among them, noise reduction is one of great interest to users. Noise reduction technique, in addition to func tions applied together to maintain the spatial positions of sounds, increase the experience of those who use the device. For real-time use, there are important factors to be analyzed so that the application of algorithms is solid and without major problems, with no delays in processing time, so as not to cause discomfort to the user. These points will be explored in this work with the elaboration of an implementation of a noise reduction algorithm, to gether with the use of the acoustic scenario preservation technique, in hardware, using the FPGA as a starting point for use as an edge device. The results of the application of the reduction algorithm in simulated acoustic scenarios will be analyzed, demonstrating the benefits and harms of adopting preservation techniques in parallel. | en |
dc.format.mimetype | application/pdf | pt_BR |
dc.language.iso | eng | pt_BR |
dc.rights | Open Access | en |
dc.subject | Hardware | pt_BR |
dc.subject | Acoustic | en |
dc.subject | Binaural | en |
dc.subject | Audição | pt_BR |
dc.subject | Ruído : Redução | pt_BR |
dc.subject | FPGA | en |
dc.subject | Hearing | en |
dc.subject | Speech | en |
dc.title | Aceleração em hardware de algoritmo de redução de ruído com preservação de cenário acústico para aparelhos auditivos binaurais | pt_BR |
dc.title.alternative | Noise reduction algorithm implemented in hardware with acoustic scenario preservation for binaural hearing aids | en |
dc.type | Trabalho de conclusão de graduação | pt_BR |
dc.contributor.advisor-co | Itturriet, Fabio Pires | pt_BR |
dc.identifier.nrb | 001137608 | pt_BR |
dc.degree.grantor | Universidade Federal do Rio Grande do Sul | pt_BR |
dc.degree.department | Instituto de Informática | pt_BR |
dc.degree.local | Porto Alegre, BR-RS | pt_BR |
dc.degree.date | 2021 | pt_BR |
dc.degree.graduation | Ciência da Computação: Ênfase em Engenharia da Computação: Bacharelado | pt_BR |
dc.degree.level | graduação | pt_BR |
Files in this item
This item is licensed under a Creative Commons License