Mostrar el registro sencillo del ítem
Desenvolvimento do hardware para um Network Attached Storage Device
dc.contributor.advisor | Müller, Ivan | pt_BR |
dc.contributor.author | Reverbel, Carlos Augusto de Andrade | pt_BR |
dc.date.accessioned | 2018-09-12T02:33:16Z | pt_BR |
dc.date.issued | 2018 | pt_BR |
dc.identifier.uri | http://hdl.handle.net/10183/181865 | pt_BR |
dc.description.abstract | Este trabalho visa apresentar o desenvolvimento do Hardware para um Network Attached Storage (NAS), apresentando suas especificações, escolha de componentes, layout de PCB e testes. Realizando um estudo dos dispositivos NAS existentes no mercado, percebe-se uma lacuna de mercado para um dispositivo que ofereça simplicidade de instalação e uso intuitivo. Com esse estudo foram escolhidas as especificações do protótipo e o processador central do circuito (i.MX6D). Pelas dimensões físicas definidas para o dispositivo, o circuito foi dividido em 2 placas, uma de 2 camadas, com os conectores, LEDs e HD e outra com 8 camadas, com o i.MX6D, memória SDRAM DDR3, regulador de tensão e outros periféricos. O projeto do hardware foi concluído e grande parte deste já foi testado e validado, restando a placa de 8 camadas, que está em processo de manufatura. | pt |
dc.description.abstract | This work intends to present the Hardware development for a Network Attached Storage (NAS), including specs, component selection, PCB layout and tests. After researching existing NAS solutions a market gap was found for a "plug-and-play" device. Based on the existing NAS devices the specifications for a prototype were developed and its main component was chosen to be the i.MX6D system-on-chip. Because of mechanical constraints the circuit was divided in 2 printed circuit boards, a 2-layer board with the connectors, LEDs and hard drive and an 8-layer one, carrying the i.MX6D, SDRAM DDR3 memory, voltage regulator, etc. The hardware was fully designed and most of it was tested and validated, except for the 8-layer board that could not be tested because of its high fabrication cost. | en |
dc.format.mimetype | application/pdf | pt_BR |
dc.language.iso | por | pt_BR |
dc.rights | Open Access | en |
dc.subject | Engenharia elétrica | pt_BR |
dc.subject | NAS | en |
dc.subject | DDR3 | en |
dc.subject | Hardware design | en |
dc.subject | ARM Cortex-A9 | en |
dc.subject | i.MX6 | en |
dc.subject | Multi-layer PCB | en |
dc.title | Desenvolvimento do hardware para um Network Attached Storage Device | pt_BR |
dc.type | Trabalho de conclusão de graduação | pt_BR |
dc.identifier.nrb | 001075345 | pt_BR |
dc.degree.grantor | Universidade Federal do Rio Grande do Sul | pt_BR |
dc.degree.department | Escola de Engenharia | pt_BR |
dc.degree.local | Porto Alegre, BR-RS | pt_BR |
dc.degree.graduation | Engenharia Elétrica | pt_BR |
dc.degree.level | graduação | pt_BR |
Ficheros en el ítem
Este ítem está licenciado en la Creative Commons License
-
Tesinas de Curso de Grado (36942)Tesinas Ingenierías (5786)