Mostrar registro simples

dc.contributor.advisorNão disponívelpt_BR
dc.contributor.authorMoraes, Fernando Gehmpt_BR
dc.date.accessioned2009-12-12T04:15:07Zpt_BR
dc.date.issued1994pt_BR
dc.identifier.urihttp://hdl.handle.net/10183/17853pt_BR
dc.description.abstractLes problèmes majeurs de la génération automatique du dessin des masques des circuits intégrés sont la dépendance vis-à-vis des règles de dessin et le dimensionnement correct des transistors. Les méthodes traditionnelles, telles que l'utilisation de cellules pré-caractérisées, manquent de flexibilité, car les portes des bibliothèques (en nombre limité) sont dessinées et dimensionnées (independarnment de l'application) pour une technologie donnée. Les méthodes de synthèse automatique du dessin des masques ont pour but de surmonter ces problèmes. Les techniques les plus couramment utilisées sont le "gate-matrix" et le "linear-matrix". L'indépendance vis-à-vis des règles de dessin est obtenue en utilisant la technique de description symbolique (dessin sous une grille unitaire), et les dimensions des transistors sont définies par le concepteur ou par un outil de dimensionnement. Nous proposons une méthode et un prototype logiciel pour la synthèse automatique des masques, en utilisant le style "linear-matrix multi-bander". La description d'entree du générateur est un fichier format SPICE (au niveau transistor), ce qui permet d'avoir un nombre très élevé de cellules, en particulier les portes complexes (A01), et ainsi avoir une meilleure optimisation lors de la phase d'assignation technologique. Les macro-cellules générées doivent être assemblées afin de réaliser un circuit complet. Deux contraintes supplémentaires sont ainsi imposées au générateur: malléabilité de la forme et position des broches d'entrées/sorties sur la périphérie de la macro-cellule. Les macro-cellules sont assemblées en utilisant un environnement de conception industriel. Les contributions de ce mémoire de doctorat sont d'une part le développement d'un générateur de macro-cellules flexible ayant les caracteristiques d'indépendance aux règles de dessin et d'intégration dans un environnement de macro-cellules, et d'autre part l'étude detailée des paramètres qui déterminent la surface occupée, les performances électriques et la puissance dissipée des macro-cellules générées automatiquement.fr
dc.description.abstractThe main problems of the automatic layout synthesis are the design rules dependence and the transistor sizing. The traditional layout synthesis methods, like standard-cells, are not flexible, since the cells in the libraries are designed and sized for a specific technology. In this way, the designer must change his library at each technology improvement. The automatic layout synthesis methods overcomes these problems (design rules dependence and transistor sizing). Examples of layout styles are gate-matrix and linear-matrix. The technology independence is achieved by symbolic description (layout under an unitary grid), and the transistor sizes are defined by the designer or by a sizing tool. From these two constraints, we develop an automatic layout synthesis tool, using a linear-matrix multi-row layout style. The input description for our tool is a Spice file. This descriptions allows to define a greater number of cells (mainly AOIs gates), resulting a technology mapping with less constraints. The generated macro-cells must be assembled in order to construct a complete circuit. Two additional constraints are then imposed to the generator : variable aspect ratio and placement of the inputs/outputs pins in the macro-cell border. The macro-cells are assembled by an industrial CAD environment. The main contributions of this thesis are the development of a macro-cell generator (with the characteristics of technology independence and easy integration in a macro-cell environment) and the analysis of the parameters playing a role in the area, delay and power consumption.en
dc.format.mimetypeapplication/pdfpt_BR
dc.language.isofrapt_BR
dc.rightsOpen Accessen
dc.subjectSynthèse automatique du dessin des masques de circuits intégrésfr
dc.subjectMicroeletrônicapt_BR
dc.subjectAlgorithmes pour la compilation structurellefr
dc.subjectCad : Microeletronicapt_BR
dc.subjectPortes complexes (AOI)fr
dc.subjectSintese automaticapt_BR
dc.subjectMascara : Circuitos integradospt_BR
dc.subjectPlacement-routagefr
dc.subjectCAO micro-électroniquefr
dc.subjectCircuit intégré spécifique (ASIC), VLSI, CMOSfr
dc.subjectAutomatic layout synthesisen
dc.subjectAlgorithms for structural synthesisen
dc.subjectComplex gates (AOIs)en
dc.subjectPlacement and routingen
dc.subjectCAD for microelectronicsen
dc.subjectApplication specific integrated circuit (ASIC), VLSI, CMOSen
dc.titleSynthese topologique de macro-cellules en technologie cmospt_BR
dc.typeTesept_BR
dc.identifier.nrb000059081pt_BR
dc.degree.grantorUniversite Montpellier II. Sciences et Techniques du Languedocpt_BR
dc.degree.localmontpellier, frpt_BR
dc.degree.date1994pt_BR
dc.degree.leveldoutoradopt_BR


Thumbnail
   

Este item está licenciado na Creative Commons License

Mostrar registro simples