Listar por tema "Tolerância a falhas"
Mostrando ítems 1-20 de 23
-
Adaptive and polymorphic VLIW processor to dynamically balance performance, energy consumption, and fault tolerance
(2018) [Tesis]Performance is no longer the only optimization goal when designing a new processor. Reducing energy consumption is also mandatory: while most of the embedded devices are heavily dependent on battery power, General-Purpose ... -
Análise da criticidade de falhas transientes em processadores paralelos para enrobustecimento seletivo
(2019) [Tesinas de grado]Este documento tem como objetivo descrever o trabalho realizado ao longo do período de um ano, dedicado ao trabalho de graduação. O trabalho consiste em realizar uma análise de criticidade dos erros na saída de aplicações ... -
Aspectos de robustez para memórias SRAM em FDSOI
(2021) [Tesis de maestría]A evolução tecnológica permitiu a redução agressiva do tamanho dos transistores, proporcionando melhorias nos aspectos de desempenho e funcionalidade geral da eletrônica. Hoje, a microeletrônica se tornou parte essencial ... -
Caracterização de circuitos programáveis e sistemas em chip sob radiação
(2013) [Tesis de maestría]Este trabalho consiste em um estudo acerca dos efeitos da radiação em circuitos programáveis e sistemas em chip, do inglês System-on-Chip (SoC), baseados em FPGAs (Field-Programmable Gate Array). Dentre os diversos efeitos ... -
Client-transparent and self-managed MQTT broker federation at the application layer
(2023) [Tesis de maestría]Scalability in messaging systems remains an open topic. Regular solutions present clus terized approaches, which can be very scalable for high-throughput systems but still rely on a unique orchestrator which is a single ... -
Um dispositivo vestível e confiável para detectar quedas
(2022) [Tesis de maestría]Uma queda tratada tardiamente pode causar danos irreparáveis ou até a morte. Esse problema é agravado quando é um idoso que sofre a queda. Existem soluções no mercado para a resolução desse problema, porém, não abordam ... -
Enhancements on fault injection for xilinx 7 series and ultrascale+ SRAM-based FPGAs
(2022) [Tesis]Commercial grade SRAM-based FPGAs are susceptible to radiation effects that can affect safety- and mission-critical cyber-physical systems. Emulated fault injection is a test strat egy based on provoking failures in a ... -
Fault injection on a mixed-signal programmable SoC with design diversity mitigation
(2016) [Artículo de periódico]This paper presents an approach for runtime software-based fault injection, applied to a commercial mixed-signal programmable system-on-chip (PSoC). The fault-injection scheme is based on a pseudo-random sequence gen erator ... -
Fault tolerance characterization of RISC-V processors in SRAM-based FPGAs for aerospace applications
(2023) [Tesis]Aerospace applications, such as small satellites, demand a certain level of reliability due to Single Event Effects (SEE). At the same time, Commercial Off-The-Shelf (COTS) devices are frequently used in New Space missions. ... -
In-network computing : overcoming constraints, failures, and configuration challenges
(2024) [Tesis]Programmable switches are networking forwarding devices that allow customized, stateful functionalities to run at line rate. Unlike fixed-functionality switches, programmable switches offer higher versatility and innovation ... -
Metodologia para utilização de controladores programáveis standard em sistemas de segurança
(2020) [Tesis de maestría]O uso de controladores programáveis dedicados à segurança de plantas industriais desempenha um papel fundamental em um Sistema Instrumentado de Segurança – SIS. Estes equipamentos são certificados de acordo com o Nível de ... -
Proposal of two solutions to cope with the faulty behavior of circuits in future technologies
(2007) [Tesis de maestría]A diminuição no tamanho dos dispositivos nas tecnologias do futuro traz consigo um grande aumento na taxa de erros dos circuitos, na lógica combinacional e seqüencial. Apesar de algumas potenciais soluções começarem a ser ... -
Real-time trace decoding and monitoring for safety and security in embedded systems
(2021) [Tesis]Integrated circuits and systems can be found almost everywhere in today’s world. As their use increases, they need to be made safer and more perfor mant to meet current demands in processing power. FPGA integrated SoCs can ... -
Recuperacao de processos em sistemas distribuidos
(1997) [Artículo de periódico]Sistemas computacionais tornam-se mais confiáveis se forem empregadas técnicas adequadas de recuperação pós-falhas. Como estas técnicas baseiam-se em redundância de componentes e dados, e os sistemas distribuídos podem ... -
A reliability- and variation-aware methodology for improved processor designs for the edge computing domain
(2023) [Tesis]Technology scaling has been successfully improving the performance of current microprocessors primarily due to the reduced node size that enables increased transistor integration, allowing for the design and widespread ... -
Single event upset mitigation for FPGA based low density parity check decoder
(2018) [Tesinas de grado]With the increasing of data rates and physical limitation defined by channel capacity, communication systems have to be designed with high efficiency and reliability. LDPC codes have emerged over the last decades and became ... -
Técnicas de tolerância a falhas controladas por software para a proteção do pipeline de processadores gráficos
(2023) [Tesis de maestría]A utilização de Processadores Gráficos (Graphics Processing Unit - GPU) na computação gráfica, em aceleradores de uso geral e Computação de Alto Desempenho (High Processing Computing - HPC), recentemente tiveram um crescimento ... -
Técnicas para o projeto de hardware criptográfico tolerante a falhas
(2007) [Tesis de maestría]Este trabalho tem como foco principal o estudo de um tipo específico de ataque a sistemas criptográficos. A implementação em hardware, de algoritmos criptográficos, apresenta uma série de vulnerabilidades, as quais, não ... -
Teste em funcionamento de uma matriz de chaveamento
(2002) [Tesis de maestría]Este trabalho se insere na área de teste de sistemas de hardware. O alvo principal é o estudo do comportamento de um circuito roteador de canais telefônicos, parte integrante de um sistema de comunicação mais complexo, na ... -
Three different techniques to cope with radiation effects and component variability in future technologies
(2007) [Tesis]Existe um consenso de que os transistores CMOS irão em breve ultrapassar a barreira nanométrica, permitindo a inclusão de um enorme número desses componentes em uma simples pastilha de silício, mais ainda do que a grande ...